Microcomputer logic development device

   
   

A microcomputer logic development device realizing high speed sampling RAM monitoring by connecting an existing RAM measurement device, provided with a first block providing functions corresponding to a microcomputer core, a second block having functions corresponding to microcomputer resources, a bus connecting the first and second blocks, and a RAM measurement block provided with a common memory, connected with the bus and RAM measurement device, and realizing a RAM monitor function with respect to the first block, the RAM measurement block realizing a high speed RAM monitoring operation by dividing the timing for processing between the first block and common memory and the timing for processing between the common memory and RAM measurement device.

Μια συσκευή ανάπτυξης λογικής μικροϋπολογιστών που πραγματοποιεί τον υψηλό έλεγχο RAM δειγματοληψίας ταχύτητας με τη σύνδεση μιας υπάρχουσας συσκευής μέτρησης RAM, που παρέχεται μια πρώτη παροχή φραγμών λειτουργεί αντίστοιχος σε έναν πυρήνα μικροϋπολογιστών, έναν δεύτερο φραγμό που έχουν τις λειτουργίες που αντιστοιχούν στους πόρους μικροϋπολογιστών, ένα λεωφορείο που συνδέουν τους πρώτους και δεύτερους φραγμούς, και έναν φραγμό μέτρησης RAM που παρέχεται μια κοινή μνήμη, που συνδέεται με τη συσκευή μέτρησης λεωφορείων και RAM, και που πραγματοποιούν μια λειτουργία οργάνων ελέγχου RAM όσον αφορά τον πρώτο φραγμό, ο φραγμός μέτρησης RAM που πραγματοποιεί μια υψηλή λειτουργία ελέγχου RAM ταχύτητας με τη διαίρεση του συγχρονισμού για την επεξεργασία μεταξύ του πρώτου φραγμού και της κοινής μνήμης και του συγχρονισμού για την επεξεργασία μεταξύ της κοινών μνήμης και της συσκευής μέτρησης RAM νεθτηνγ αν εξηστηνγ ΡΑΜ μεασuρεμεντ δεβηθε, προβηδεδ ωητχ α φηρστ ψλοθκ προβηδηνγ φuνθτηονς θορρεσπονδηνγ το α μηθροθομπuτερ θορε, α σεθονδ ψλοθκ χαβηνγ φuνθτηονς θορρεσπονδηνγ το μηθροθομπuτερ ρεσοuρθες, α ψuς θοννεθτηνγ τχε φηρστ ανδ σεθονδ ψλοθκς, ανδ α ΡΑΜ μεασuρεμεντ ψλοθκ προβηδεδ ωητχ α θομμον μεμορυ, θοννεθτεδ ωητχ τχε ψuς ανδ ΡΑΜ μεασuρεμεντ δεβηθε, ανδ ρεαληζηνγ α ΡΑΜ μονητορ φuνθτηον ωητχ ρεσπεθτ το τχε φηρστ ψλοθκ, τχε ΡΑΜ μεασuρεμεντ ψλοθκ ρεαληζηνγ α χηγχ σπεεδ ΡΑΜ μονητορηνγ οπερατηον ψυ δηβηδηνγ τχε τημηνγ φορ προθεσσηνγ ψετωεεν τχε φηρστ ψλοθκ ανδ θομμον μεμορυ ανδ τχε τημηνγ φορ προθεσσηνγ ψετωεεν τχε θομμον μεμορυ ανδ ΡΑΜ μεασuρεμεντ δεβηθε.

 
Web www.patentalert.com

< Device and method for minimizing puncturing-caused output delay

< Program additional data processing device, server apparatus, program information display method, and recorded medium

> Process and device for circuit design by means of high-level synthesis

> Method and apparatus for generating device driver and user interface screen

~ 00161