Programmable random bit source

   
   

According to one embodiment, a programmable random bit source is disclosed. The programmable random bit source includes a latch having a data input, a bias input and a clock input. In addition, the programmable random bit source includes a programmable voltage source coupled to the bias input of the latch and a first oscillator coupled to the data input of the latch to output a first oscillating signal. Further, the programmable random bit source includes a second oscillator coupled to the clock input of the latch circuit to output a second oscillating signal having a frequency slower than a frequency of the first oscillating signal.

Volgens één belichaming, wordt een programmeerbare willekeurige beetjebron onthuld. De programmeerbare willekeurige beetjebron omvat een klink die een gegevensinput, een bias input en een klokinput heeft. Bovendien omvat de programmeerbare willekeurige beetjebron een programmeerbare voltagebron die aan de bias input van de klink en een eerste oscillator wordt gekoppeld die aan de gegevensinput van de klink aan output een eerste oscillerend signaal wordt gekoppeld. Verder, omvat de programmeerbare willekeurige beetjebron een tweede oscillator die aan de klokinput van de klinkkring aan output een tweede oscillerend signaal wordt gekoppeld dat een frequentie langzamer heeft dan een frequentie van het eerste oscillerende signaal.

 
Web www.patentalert.com

< Method and apparatus for logical detach for a hot-plug-in data bus

< Motion picture editing and distribution

> Multiple device scan chain emulation/debugging

> Method and device for testing a memory circuit

~ 00133