A method and system for providing a low-level recovery of data on a communication network that provides an immediate negative acknowledgement of a data packet that contains bit errors, as determined by a receiving node on the network. The data packets contain two error detection mechanisms, with the first error detection mechanism being used by the receiving node to determine whether the data packet is uniquely addressed to that receiving node. When this is determined by the receiving node, the data payload is then checked to determine whether it contains a bit error. When an error is detected, the receiving node immediately sends out a negative acknowledgement, prior to the normal interframe spacing provided in network protocols, so that the transmitting node becomes aware that the data packet was not properly received at the receiving node. The transmitting node can then retransmit the data packet.

Een methode en een systeem om een lage terugwinning van gegevens te verstrekken over een communicatienetwerk dat een directe negatieve erkenning van een gegevenspakket verstrekt dat beetjefouten bevat, zoals bepaald door een ontvangende knoop op het netwerk. De gegevenspakketten bevatten twee om mechanismen van de foutenopsporing, met het eerste mechanisme dat van de foutenopsporing door de ontvangende knoop worden gebruikt te bepalen of het gegevenspakket uniek wordt gericht aan die ontvangende knoop. Wanneer dit door de ontvangende knoop wordt bepaald, wordt de gegevensnuttige lading dan gecontroleerd om te bepalen of het een beetjefout bevat. Wanneer een fout wordt ontdekt, stuurt de ontvangende knoop onmiddellijk een negatieve erkenning, voorafgaand aan het normale interframe uit elkaar plaatsen verstrekt in netwerkprotocollen, zodat de overbrengende knoop bewust wordt dat het gegevenspakket niet behoorlijk bij de ontvangende knoop werd ontvangen. De overbrengende knoop kan het gegevenspakket dan opnieuw overbrengen.

 
Web www.patentalert.com

< System signalling schemes for processor & memory module

< Verification by target end system of intended data transfer operation

> Repetitive pattern testing circuit for AC-coupled systems

> Data interleaver and method of interleaving data

~ 00088