Wide bandwidth phase-locked loop circuit

   
   

A PLL circuit uses a multiple frequency range PLL in order to phase lock input signals having a wide range of frequencies. The PLL includes a VCO capable of operating in multiple different frequency ranges and a divider bank independently configurable to divide the output of the VCO. A frequency detector detects a frequency of the input signal and a frequency selector selects an appropriate frequency range for the PLL. The frequency selector automatically switches the PLL to a different frequency range as needed in response to a change in the input signal frequency. Frequency range hysteresis is implemented to avoid operating the PLL near a frequency range boundary.

Un circuito di PLL usa una gamma di frequenza multipla PLL per mettere i segnali in ingresso in fase della serratura che hanno una vasta gamma delle frequenze. Il PLL include un VCO capace di funzionamento nelle gamme di frequenza differenti multiple ed in una banca del divisore indipendentemente configurabile per dividere l'uscita del VCO. Un rivelatore di frequenza rileva una frequenza del segnale in ingresso e un selettore di frequenza seleziona una gamma di frequenza adatta per il PLL. Il selettore di frequenza commuta automaticamente il PLL ad una gamma di frequenza differente come stato necessario in risposta ad un cambiamento nella frequenza del segnale in ingresso. L'isteresi della gamma di frequenza รจ effettuata per evitare di funzionare il PLL vicino ad un contorno della gamma di frequenza.

 
Web www.patentalert.com

< Web-based method and system for indicating expert availability

< Router instruction processor for a digital document delivery system

> Ultrasonic picture processing method and ultrasonic picture processing apparatus

> ER3+ doped boro-tellurite glasses for 1.5 .mu.m broadband amplification

~ 00163