Integrated high-voltage switching circuit for ultrasound transducer array

   
   

An integrated high-voltage switching circuit includes a switch having ON and OFF states and having a parasitic gate capacitance. The switch consists of a pair of DMOS transistors integrated back to back and having a shared gate terminal, the drains of the DMOS transistors being connected to the input and output terminals of the switch respectively. The switching circuit further includes a turn-on circuit comprising a PMOS transistor having its drain connected to the shared gate terminal of the switch via a first diode, having its source connected to a global switch gate bias voltage terminal from which the PMOS transistor draws current, and having its gate electrically coupled to a switch gate control terminal that receives a switch gate control voltage input. The switch transitions from the OFF state to the ON state in response to a first transition of the switch gate control voltage input that causes the PMOS transistor to turn on, and the switch remains in the ON state in response to a second transition of the switch gate control voltage input that causes the PMOS transistor to turn off. The DMOS transistors turn on in response to the shared gate being coupled to the switch gate bias voltage when the PMOS transistor turns on.

Un circuito ad alta tensione integrato di commutazione include un interruttore che ha in funzione e a riposo dichiara e che ha una capacità parassita del cancello. L'interruttore consiste di un accoppiamento dei transistori di DMOS integrati di nuovo alla parte posteriore e ad avere un terminale comune del cancello, gli scoli dei transistori di DMOS che sono collegati ai terminali di uscita e dell'input dell'interruttore rispettivamente. Il circuito di commutazione ulteriore include un circuito d'apertura che contiene un transistore di PMOS che fa il relativo collegare scolo al terminale comune del cancello dell'interruttore via un primo diodo, facente la relativa collegare fonte ad un terminale globale di tensione di polarizzazione del cancello dell'interruttore da cui il transistore di PMOS disegna la corrente e facente il relativo accoppiarsi elettricamente cancello ad un terminale di controllo del cancello dell'interruttore che riceve un input di tensione di controllo del cancello dell'interruttore. Le transizioni dell'interruttore FUORI dal dichiarare SOPRA al dichiarare in risposta ad una prima transizione della tensione di controllo del cancello dell'interruttore immettono che induce il transistore di PMOS a accendere e l'interruttore rimane SOPRA nel dichiarare in risposta ad una seconda transizione della tensione di controllo del cancello dell'interruttore immessa che induce il transistore di PMOS a spegnere. I transistori di DMOS accendono in risposta al cancello comune che coppia nella tensione di polarizzazione del cancello dell'interruttore quando il transistore di PMOS accende.

 
Web www.patentalert.com

< Reducing swing line driver

< I/O cell configuration for multiple I/O standards

> Differential output structure with reduced skew for a single input

> Programmable phase shift circuitry

~ 00153