Method and system for measuring circuit design capability

   
   

A method is provided for quantifying circuit design complexity. Conclusions regarding the time and effort to implement a circuit design are thereby derived and historical and predictive analyses prepared. Common circuit design parameters are determined using a computer-implemented Normalization Method. In the Normalization Method, the effort required to implement circuitry is quantified by evaluating each one of a set of complexity factors. The total transistor count of a circuit is then adjusted according to these complexity factors to produce a "normalized transistor" count. Design characteristics or factors that influence complexity are identified from among raw data in a database of integrated circuit design project data. These factors are then incorporated into a Normalization Equation such that normalized transistor count is a statistically significant predictor of required design project effort. An identified design characteristic is expressed mathematically as either a composition term or a figure of merit term. A scaling process is used to derive a complexity factor reflecting different levels of relative design complexity within each composition term and the relative magnitude of impact for figure of merit terms. An empirical approach or estimation is used to determine levels of complexity and magnitudes of impact. A report can also be generated to estimate the amounts of time, effort, and personnel required to accomplish a proposed circuit design project.

Un método se proporciona para la complejidad de cuantificación del diseño de circuito. Las conclusiones con respecto la época y al esfuerzo de poner un diseño de circuito en ejecucio'n son análisis de tal modo derivados e históricos y proféticos preparados. Se determinan los parámetros de diseño comunes de circuito usando un método computadora-puesto en ejecucio'n de la normalización. En el método de la normalización, el esfuerzo requerido para poner el trazado de circuito en ejecucio'n es cuantificado evaluando cada de un sistema de factores de la complejidad. La cuenta total del transistor de un circuito entonces se ajusta según estos factores de la complejidad para producir una cuenta del "transistor normalizado". Diseñe las características o los factores que influencian complejidad se identifican entre de informaciones en bruto en una base de datos de los datos del proyecto del diseño de circuito integrado. Estos factores entonces se incorporan en una ecuación de la normalización tales que la cuenta normalizada del transistor es un predictor estadístico significativo del esfuerzo requerido del proyecto del diseño. Una característica identificada del diseño se expresa matemáticamente como un término de la composición o figura del término del mérito. Un proceso del escalamiento se utiliza para derivar un factor de la complejidad que refleja diversos niveles de la complejidad relativa del diseño dentro de cada término de la composición y de la magnitud relativa de impacto para la figura de los términos del mérito. Un acercamiento empírico o la valoración se utiliza para determinar niveles de la complejidad y de las magnitudes de impacto. Un informe se puede también generar para estimar las cantidades de tiempo, de esfuerzo, y de personal requerido lograr un proyecto propuesto del diseño de circuito.

 
Web www.patentalert.com

< Networked video multimedia storage server environment

< System and method for common information model object manager proxy interface and management

> Monitor for obtaining device state by intelligent sampling

> Delay correlation analysis and representation for vital complaint VHDL models

~ 00145