A first and second circuits are connected in parallel between a first supply line supplying a first potential and a second supply line supplying a second potential. Each of the first and second circuits has first and second P-type transistors and an N-type transistor connected in series in order from the first-supply-line side. The gate of the first P-type transistor in the first circuit is connected to the drain of the N-type transistor in the second circuit. The gate of the first P-type transistor in the second circuit is connected to the drain of the N-type transistor in the first circuit. Input potentials opposite to each other are applied to the gates of the N-type transistors in the first and second circuits respectively and output potentials level-shifted from the input potentials are output from the drains of the N-type transistors in the first and second circuits respectively. A third supply line supplying a third potential between the first and second potentials is connected to the gate of the second P-type transistor in each of the first and second circuits.

Los primeros y segundos circuitos están conectados en paralelo entre una primera línea de fuente que provee un primer potencial y una segunda línea de fuente que provee un segundo potencial. Cada uno de los primeros y segundos circuitos tiene primero y segundo P-tipo transistores y un N-tipo transistor conectado en serie en orden de la primero-proveer-li'nea lado. La puerta del primer P-tipo transistor en el primer circuito está conectada con el dren del N-tipo transistor en el segundo circuito. La puerta del primer P-tipo transistor en el segundo circuito está conectada con el dren del N-tipo transistor en el primer circuito. Los potenciales de la entrada enfrente de el uno al otro se aplican a las puertas del N-tipo transistores en el primer y los segundos circuitos respectivamente y los potenciales de la salida nivel-cambiados de puesto de los potenciales de la entrada se hacen salir de los drenes del N-tipo transistores en los primeros y segundos circuitos respectivamente. Una tercera línea de fuente que provee un tercer potencial entre los primeros y segundos potenciales está conectada con la puerta del segundo P-tipo transistor en cada uno de los primeros y segundos circuitos.

 
Web www.patentalert.com

< (none)

< Integrated circuit for driving liquid crystal

> Signal supply apparatus and method for examining the same, and semiconductor device, electro-optical apparatus and electronic apparatus using the same

> (none)

~ 00086