A system and method for testing signal interconnections using built-in self test (BIST). BIST functionality is designed into the various chips of a computer system. These chips include a transmit unit, a receive unit, a control logic unit, and a central logic unit. A control logic unit associated with a signal block (i.e. a group of signals) configures the signal block for either testing or normal operation. The central logic unit performs test pattern generation for all signal blocks on a given chip. Chips may act as either a master or slave chip during testing. When acting as a master chip, the transmit unit of the chip drives test patterns onto one or more signal lines. The receive unit of the slave chip returns a corresponding test pattern to the master chip after receiving the transmitted test pattern. A receive unit on the master chip receives the corresponding test patterns and performs verification. All tests occur at the operational clock speed of the computer system. A master and a slave chip need not be mounted upon the same circuit board, allowing for tests through connectors within a computer system.

Система и метод для соединений испытательного сигнала используя built-in собственную личность испытывают (BIST). Функциональность BIST конструирована в различные обломоки системы компьютера. Эти обломоки вклюают блок передавать, блок получать, блок логики управления, и центральный блок логики. Блок логики управления связанный с блоком сигнала (т.е. группой в составе сигналы) устанавливает блок сигнала для или испытывать или нормальная деятельности. Центральный блок логики выполняет поколение телевизионнаяа испытательная таблица для всех блоков сигнала на, котор дали обломоке. Обломоки могут подействовать как или оригинал или обломок невольника во время испытывать. Действуя как мастерский обломок, блок передавать обломока управляет телевизионнаяа испытательная таблица на one or more сигнальные линии. Блок получать невольничьего обломока возвращает соответствуя телевизионнаяа испытательная таблица к мастерскому обломоку после получать переданный телевизионнаяа испытательная таблица. Блок получать на мастерском обломоке получает соответствуя телевизионнаяа испытательная таблица и выполняет проверку. Все испытания происходят на рабочей скорости часов системы компьютера. Оригинал и невольничий обломок быть установленным на такой же монтажной плате, позволяющ для испытаний через разъемы внутри система компьютера.

 
Web www.patentalert.com

< (none)

< Aerial top having a stepped axle and a varied diameter tether

> Redundant bit steering mechanism with delayed switchover of fetch operations during redundant device initialization

> (none)

~ 00056