The invention relates to a filter circuit and a method for making a filter circuit comprising at least one gyrator core section (GCi) having four inverters mutually connected in a loop configuration between a pair of input terminals (i.sub.-- 1; i.sub.-- 2) and a pair of output terminals (o.sub.-- 1; o.sub.-- 2). At least one common mode feedback section (CMIi, CMOi) is provided between the pair of input terminals and/or the pair of output terminals. The common mode feedback section comprises two series connections respectively formed by an inverter and a short-sectioned inverter connected antiparallelly between the input terminals or the output terminals. The inverters may be constituted by a MOS, CMOS or BiCMOS or bipolar transistor. According to the invention, the channel region dimensions of the transistors of the gyrator core section and/or the common mode feedback section are selected such that the relationship g*C.gtoreq.g.sub.m *c.sub.m is fulfilled, where g is the effective conductive loading of the gyrator core section terminals, C is the effective capacitive loading of the gyrator core section terminals, g.sub.m is the effective gyration constant of the gyrator core section, and c.sub.m is the effective transcapacitance of the gyrator core section.

La invención se relaciona con un circuito del filtro y un método para hacer un circuito del filtro que abarca por lo menos una sección de la base del gyrator (GCi) que hace cuatro inversores conectar mutuamente en una configuración del lazo entre un par de los terminales de la entrada (i.sub. - - 1; i.sub. - - 2) y un par de los terminales de salida (o.sub. - - 1; o.sub. - - 2) Por lo menos una sección común de la regeneración del modo (CMIi, CMOi) se proporciona entre el par de terminales de la entrada y/o el par de terminales de salida. La sección común de la regeneración del modo abarca dos conexiones de serie formadas respectivamente por un inversor y un inversor corto-seccionado conectados antiparallelly entre los terminales de la entrada o los terminales de salida. Los inversores se pueden constituir por un MOS, un Cmos o un BiCMOS o un transistor bipolar. Según la invención, las dimensiones de la región del canal de los transistores de la sección de la base del gyrator y/o la sección común de la regeneración del modo se seleccionan tales que la relación g*C.gtoreq.g.sub.m * se satisface c.sub.m, donde está el cargamento g conductor eficaz de los terminales de la sección de la base del gyrator, C es el cargamento capacitivo eficaz de los terminales de la sección de la base del gyrator, g.sub.m es la constante eficaz del giro de la sección de la base del gyrator, y c.sub.m es el transcapacitance eficaz de la sección de la base del gyrator.

 
Web www.patentalert.com

< Block based design methodology

< Memory testing method and apparatus, and computer-readable recording medium

> Method, system, and program for deleting user selected file sets of a program

> Logic optimization for preferential shields

~ 00053