The present invention relates a current zero crossing detecting circuit
including a PWM driving half bridge circuit, which generates an output
signal (OUT) and a signal synchronous with the high impedance condition of
said PWM driving half bridge circuit. Said inventive circuit has the
characteristic of comprising detecting means (DFLIP, COMP) synchronous
with said signal synchronous with the high impedance condition of said PWM
driving half bridge circuit and said output signal (OUT), and said
detecting means generating a direction signal (DIR_COR) showing the
current direction flowing in said pulse width modulation circuit.
La presente invenzione collega un passaggio a zero corrente che rileva il circuito compreso un PWM che guida il circuito di ponticello mezzo, che genera un segnale in uscita (FUORI) e un segnale sincrono con l'alto stato di impedenza di PWM detto che guida il circuito di ponticello mezzo. Il circuito inventivo detto ha la caratteristica di contenere i mezzi di rilevazione (DFLIP, comp.) sincroni con il segnale detto sincrono con l'alto stato di impedenza di PWM detto che guida il circuito di ponticello mezzo ed il segnale in uscita detto (FUORI) e la rilevazione detta significa la generazione del segnale di senso (DIR_COR) che mostra il senso corrente che entra nel circuito detto di modulazione di larghezza di impulso.