A logical processor is formed from a pair of processor units operating in close synchrony to perform self-check operations. Outputs of one of the processor units are compared to that of the other processor unit. When one of the processor units experiences an error, creating a divergence, that error and/or divergence will be made known to the Master processor which will then determine if recovery from the error can be made and, if so, save its processing state to memory, cause a reset of both processor units to an initial state to begin executing reinitialization code using the prior saved state for both processor units.

Een logische bewerker wordt van een paar bewerkereenheden gevormd die in dichte synchrony werken zelf-controlehandelingen uit te voeren. De output van één van de bewerkereenheden wordt vergeleken bij dat van de andere bewerkereenheid. Wanneer één van de bewerkereenheden een fout ervaart, die tot een divergentie leidt, dat de fout en/of de divergentie aan de Hoofdbewerker zullen worden bekendgemaakt die zal bepalen dan als de terugwinning van de fout kan worden gemaakt en, als zo, sparen zijn verwerkingsstaat aan geheugen, het terugstellen van beide bewerkereenheden aan een eerste staat veroorzaken beginnen uitvoerend reinitializationcode gebruikend de vroegere geredde staat voor beide bewerkereenheden.

 
Web www.patentalert.com

< (none)

< Methods and systems for clinical analyte determination by visible and infrared spectroscopy

> Decrypting device

> (none)

~ 00036