A network node includes a serial physical sublayer (PHY) chip, a parallel PHY chip, and a media access control (MAC) chip. The serial physical sublayer chip, includes a single bit transmit data input, a single bit receive data output, and serial PHY control signal input/output (I/O) lines. The parallel PHY chip includes a multi-bit transmit data input, a multi-bit receive data output, and parallel PHY control signal I/O lines. The MAC chip includes a multi-bit transmit data output, a multi-bit receive data input and parallel control signal I/O lines. The multi-bit transmit data output is connected to the multi-bit transmit data input. One bit of the multi-bit transmit data output is connected to the single bit transmit data input. The multi-bit receive data input is connected to the multi-bit receive data output. One bit of the multi-bit receive data input is connected to the single bit receive data output. The parallel control signal I/O lines are connected to the parallel PHY control signal I/O lines. A subset of the parallel control signal I/O lines are connected to the serial PHY control signal I/O lines.

Ein Netzknoten schließt einen körperlichen serienmäßigspan der Teilschicht (PHY), einen parallelen PHY Span und einen Span des Media Access Control (MAC) mit ein. Der körperliche Teilschichtserienmäßigspan, schließt eine einzelne Spitze übertragen Dateneingabe ein, empfangen eine einzelne Spitze Datenausgang und Serien-PHY Steuersignalinput/Output (I/O) Linien. Der parallele PHY Span schließt eine Multispitze übertragen Dateneingabe ein, empfangen eine Multispitze Datenausgang und Linien des Ähnlichkeit PHY Steuersignals I/O. Der MAC-Span schließt eine Multispitze übertragen Datenausgang ein, empfangen eine Multispitze Dateneingabe und parallele Linien des Steuersignals I/O. Die Multispitze übertragen Datenausgang wird angeschlossen an die Multispitze übertragen Dateneingabe. Ein Bit der Multispitze übertragen Datenausgang wird angeschlossen an die einzelne Spitze übertragen Dateneingabe. Die Multispitze empfangen Dateneingabe wird angeschlossen an die Multispitze empfangen Datenausgang. Ein Bit der Multispitze empfangen Dateneingabe wird angeschlossen an die einzelne Spitze empfangen Datenausgang. Die parallelen Linien des Steuersignals I/O werden an die parallelen Linien des PHY Steuersignals I/O angeschlossen. Eine Teilmenge der parallelen Linien des Steuersignals I/O werden an die Serien-Linien des PHY Steuersignals I/O angeschlossen.

 
Web www.patentalert.com

< (none)

< Glitchless clock switch circuit

> Address decoder and method for ITS accelerated stress testing

> (none)

~ 00011