A system clock generator for a computer system to efficiently transfer data from a source subsystem to a destination subsystem of the computer system. The system clock generator generates a globally synchronized clock signal for the source subsystem and the destination subsystem. The source subsystem includes a clock generator for generating a source clk (SRC.sub.-- CLK) signal and a source-synchronous clock (SRC.sub.-- SYN.sub.-- CLK) signal for the source subsystem and destination subsystem, respectively. The SRC.sub.-- SYN.sub.-- CLK signal is generated whenever data is transferred from the source subsystem to the destination subsystem. Upon receiving the data and SRC.sub.-- SYN.sub.-- CLK signal from the source subsystem, the data is synchronized at the destination subsystem using the SRC.sub.-- SYN.sub.-- CLK signal. Since the source and destination subsystems are synchronized by the system clock signal, an incoming data stream can be synchronized within one system clock cycle. In one embodiment, data from two streams can be multiplexed and combined into a single data signal at the source subsystem, thereby increasing the bandwidth of the computer system to twice the frequency of the system clock generator.

Μια γεννήτρια ρολογιών συστημάτων για ένα συγκρότημα ηλεκτρονικών υπολογιστών για να μεταφέρει αποτελεσματικά τα στοιχεία από ένα υποσύστημα πηγής σε ένα υποσύστημα προορισμού του συγκροτήματος ηλεκτρονικών υπολογιστών. Η γεννήτρια ρολογιών συστημάτων παράγει ένα συνολικά συγχρονισμένο σήμα ρολογιών για το υποσύστημα πηγής και το υποσύστημα προορισμού. Το υποσύστημα πηγής περιλαμβάνει μια γεννήτρια ρολογιών για την παραγωγή ενός σήματος πηγής clk (SRC.sub. - - CLK) και ενός πηγή-σύγχρονου σήματος ρολογιών (SRC.sub. - - SYN.sub. - - CLK) για το υποσύστημα πηγής και το υποσύστημα προορισμού, αντίστοιχα. Το SRC.sub. - - SYN.sub. - - σήμα CLK παράγεται όποτε το στοιχείο μεταφέρεται από το υποσύστημα πηγής στο υποσύστημα προορισμού. Επάνω στη λήψη των στοιχείων και του SRC.sub. - - SYN.sub. - - σήμα CLK από το υποσύστημα πηγής, τα στοιχεία είναι συγχρονισμένο στο υποσύστημα προορισμού που χρησιμοποιεί το SRC.sub. - - SYN.sub. - - σήμα CLK. Δεδομένου ότι τα υποσυστήματα πηγής και προορισμού συγχρονίζονται από το σήμα ρολογιών συστημάτων, ένα εισερχόμενο ρεύμα στοιχείων μπορεί να συγχρονιστεί μέσα σε έναν κύκλο ρολογιών συστημάτων. Σε μια ενσωμάτωση, τα στοιχεία από δύο ρεύματα μπορούν να πολλαπλασιαστούν και να συνδυαστούν σε ένα ενιαίο σήμα στοιχείων στο υποσύστημα πηγής, με αυτόν τον τρόπο αυξάνοντας το εύρος ζώνης του συγκροτήματος ηλεκτρονικών υπολογιστών δύο φορές στη συχνότητα της γεννήτριας ρολογιών συστημάτων.

 
Web www.patentalert.com

< (none)

< Single-phase edge-triggered dual-rail dynamic flip-flop

> Method for decoupling pipeline stages

> (none)

~ 00000