System and method for bi-ventricular fusion pacing

   
   

Bi-ventricular cardiac pacing systems and systems for improving cardiac function for heart failure patients that pace and sense in right and left ventricles of the heart and particularly pace in one of the right and left ventricles after an AV delay timed from a preceding atrial event and after a spontaneous depolarization in the other of the right and left ventricles to achieve fusion pacing. An A-RVp delay and an A-LVp delay are each determined from an intrinsic sensed A-RVs delay and an intrinsic A-LVs delay. If the derived A-LVp delay becomes substantially equal to or shorter than the intrinsic A-RVs delay, then the A-RVp delay is decremented to be shorter than the A-LVp delay. Bi-ventricular pacing of the RV and LV is then established closely timed to the intrinsic RV and LV depolarizations.

Bi-ventricular schreitene Herzsysteme und Systeme für das Verbessern der Herzfunktion für Herzausfallpatienten, die schreiten und abfragen in den rechten und linken Ventrikeln des Herzens und besonders, schreiten in einen der rechten und linken Ventrikel, nachdem ein Handels zeitgesteuert von einem vorhergehenden atrial Fall und nach einer spontanen Depolarisierung im anderen der rechten und linken Ventrikel verzögert, um Schmelzverfahren das Schreiten zu erzielen. Ein A-RVp verzögert und ein A-LVp verzögert sind jedes, das von einem Intrinsic festgestellt wird, abfragte A-RVs verzögert und ein tatsächliches A-LVs verzögert. Wenn das abgeleitete A-LVp wird im wesentlichen gleich verzögert oder, kürzer als das tatsächliche A-RVs verzögert, dann verzögert das A-RVp wird verringert, um kürzer zu sein, als das A-LVp verzögert. Dem Bi-ventricular Schreiten des RV und des LV wird dann nah Zeit festgesetzt zur tatsächlichen RV und LV Depolarisierung hergestellt.

 
Web www.patentalert.com

< Microprocessor controlled ambulatory medical apparatus with hand held communication device

< Pacemaker using measured intervals for mode switching

> Storage device, backup and fault tolerant redundant method and computer program code of plurality storage devices

> Methods and apparatus for loading a very long instruction word memory

~ 00174