Integrated circuit design layout compaction method

   
   

A plurality of member devices is defined in a conformal outline having a pair of spaced parallel sides. Associated with each member device is a spacing constraint that sets a minimum distance the member device can be spaced from another member device and each side of the conformal outline. The spacing between member devices and/or the sides of the conformal outline are increased and/or decreased as necessary to minimize the area of the conformal outline that the member devices are received in with no violation of the spacing constraints while excluding from the conformal outline all or part of any nonmember devices defined therein.

Μια πολλαπλότητα των συσκευών μελών καθορίζεται σε μια σύμμορφη περίληψη που έχει ένα ζευγάρι των χωρισμένων κατά διαστήματα παράλληλων πλευρών. Συνδεμένη με κάθε μέλος η συσκευή είναι ένας περιορισμός διαστήματος που θέτει μια ελάχιστη απόσταση που η συσκευή μελών μπορεί να χωριστεί κατά διαστήματα από μια άλλη συσκευή μελών και κάθε πλευρά της σύμμορφης περίληψης. Το διάστημα μεταξύ των συσκευών μελών ή/και των πλευρών της σύμμορφης περίληψης αυξάνεται ή/και μειώνεται ανάλογα με τις ανάγκες για να ελαχιστοποιήσει τον τομέα της σύμμορφης περίληψης ότι οι συσκευές μελών παραλαμβάνονται μέσα χωρίς την παραβίαση των περιορισμών διαστήματος αποκλείοντας από το σύμμορφο σύνολο ή μέρος περιλήψεων οποιωνδήποτε συσκευών μη μελών που καθορίζεται εκεί μέσα.

 
Web www.patentalert.com

< Digital signal processing apparatus and processing method, and digital signal reproduction/reception system

< VLIW processor and method therefor

> Method and apparatus for driving a recording medium, method and system for recording and reproducing information, and information supplying medium

> Method for efficient modular polynomial division in finite fields f(2 m)

~ 00170