Semiconductor device with reduced current consumption in standby state

   
   

A logic portion outputs to a DRAM portion a start address and an end address indicating a memory region where data to be stored is present prior to transition to power down mode having reduced current consumption. In the power down mode, a refresh control unit holds the start address and the end address and controls refresh to be carried out for data only in a region requiring refresh. The power supply of the logic portion is set in off state in the power down mode and accordingly a semiconductor device can consume reduced current while holding data.

Τα αποτελέσματα μιας λογικής μερίδας σε μια μερίδα DRAM μια έναρξη εξετάζουν και μια διεύθυνση τελών που δείχνει μια περιοχή μνήμης όπου το στοιχείο για να αποθηκευτεί είναι παρόν πριν από τη μετάβαση στη δύναμη κάτω από τον τρόπο που έχει μειώσει την τρέχουσα κατανάλωση. Στη δύναμη κάτω από τον τρόπο, αναζωογονήστε τη μονάδα ελέγχου κρατά τη διεύθυνση έναρξης και η διεύθυνση και οι έλεγχοι τελών αναζωογονούν για να πραγματοποιηθούν για τα στοιχεία μόνο σε μια απαίτηση περιοχών αναζωογονούν. Η παροχή ηλεκτρικού ρεύματος της μερίδας λογικής τίθεται μέσα από το κράτος στη δύναμη κάτω από τον τρόπο και αναλόγως μια συσκευή ημιαγωγών μπορεί να καταναλώσει το μειωμένο ρεύμα φυλάσσοντας τα στοιχεία.

 
Web www.patentalert.com

< Semiconductor memory device

< Redundant memory structure using bad bit pointers

> Circuits and methods for changing page length in a semiconductor memory device

> Intelligent home control bus

~ 00168