Partitioned random access memory

   
   

A random access memory includes a first memory bank, a second memory bank, an error checking circuit operatively connected to receive data read from the first memory bank, and a multiplexer operatively connected to input data read from both the first memory bank and the second memory bank, wherein input selection of the multiplexer is controlled by an output of the error checking circuit. A method for reducing errors in a memory system includes writing data into first and second memory banks of the memory system in parallel, reading data from a desired location of the first memory bank, checking the data read from the first memory bank for errors, if no errors are present, outputting the data read from the first memory bank to a bus, and if the data read from the first memory bank contains errors, outputting data read from a parallel location in the second memory bank to the bus. A method for reducing errors in a memory system comprises writing data into first and second memory banks of the memory system in parallel, reading data from a desired location of the first memory bank, checking the data read from the first memory bank for errors, if no errors are present, outputting the data read from the first memory bank to a bus, and if the data read from the first memory bank contains errors, outputting data read from a parallel location in the second memory bank to the bus.

Una memoria di accesso casuale include una prima banca di memoria, una seconda banca di memoria, un circuito di verifica degli errori collegato attivamente per ricevere i dati colti dalla prima banca di memoria e un multiplexor collegato attivamente ai dati dell'input colta sia dalla prima banca di memoria che dalla seconda banca di memoria, in cui la selezione dell'input del multiplexor รจ controllata da un'uscita del circuito di verifica degli errori. Un metodo per la riduzione degli errori in un sistema di memoria include i dati di scrittura in in primo luogo e la seconda banca di memoria del sistema di memoria parallelamente, dati protetti da una posizione voluta della prima banca di memoria, controllante i dati colta dalla prima banca di memoria per vedere se ci sono errori, se non ci sono errori presenti, producente i dati colta dalla prima banca di memoria ad un bus e se i dati colti dalla prima banca di memoria contengono gli errori, producente i dati colto da una posizione parallela nella seconda banca di memoria al bus. Un metodo per la riduzione degli errori in un sistema di memoria contiene i dati di scrittura in in primo luogo e la seconda banca di memoria il sistema di memoria parallelamente, dati protetti da una posizione voluta della prima banca di memoria, controllante i dati colta dalla prima banca di memoria per vedere se ci sono errori, se non ci sono errori presenti, producente i dati colta dalla prima banca di memoria ad un bus e se i dati colti dalla prima banca di memoria contengono gli errori, producente i dati colto da una posizione parallela nella seconda banca di memoria al bus.

 
Web www.patentalert.com

< Debugger program time monitor

< Simultaneous and redundantly threaded processor store instruction comparator

> Techniques for mapping graphical user interfaces of applications

> Method and apparatus for reactivation of a system feature by using a programmable reactivation button

~ 00159