DS3 Desynchronizer with a module for providing uniformly gapped data signal to a PLL module for providing a smooth output data signal

   
   

A desynchronizer for smoothing gapped data signal and a gap clock signal extracted from a synchronous message is disclosed. A gap regulator module first re-maps the gapped data signal into a B-frame format and distributes the gaps in the data uniformly throughout the gapped data signal. A pointer leak logic module determines the bit leak rate as a function of received increment and decrement pointer adjustment signals. The pointer leak logic module determines the bit leak rate using separate algorithms. If the increment and decrement pointer adjustment signals are periodic in nature the bit leak rate is determined by dividing the periodic rate interval between two successive pointer adjustment signals by eight (8) and form a leak rate lookup table to account for any additional or missed pointer movements by looking up the incremental leak rate as a result. If the pointer adjustment signals are not periodic in nature, an exponential bit leak rate is used that is a function of the number of pointer adjustment signals that have been received. The pointer leak logic module provides a bit leak adjusted uniformly gapped data signal to a phase locked loop that provides a smooth output data signal and extracts a smooth output clock signal therefrom.

Desynchronizer для приглаживая проделанных брешь данных сигнализирует и показан сигнал часов зазора извлеченный от одновременного сообщения. Модуль регулятора зазора сперва re-maps проделанный брешь сигнал данных в форму Б-ramki и распределяет пробел в данных равномерно повсеместно в проделанный брешь сигнал данных. Модуль логики утечки указателя обусловливает скорость утечки бита как функция полученных сигналов регулировки указателя инкремента и затухания. Модуль логики утечки указателя обусловливает скорость утечки бита использующ отдельно алгоритмы. Если сигналы регулировки указателя инкремента и затухания периодически по сути, то скорость утечки бита обусловлена путем разделять периодический интервал тарифа между 2 последовательными сигналами регулировки указателя 8 (8) и формирует таблицу взгляда вверх скорости утечки для учета всех дополнительных или пропущенных движений указателя путем смотреть вверх по дифференциальной скорости утечки в результате. Если сигналы регулировки указателя не периодически по сути, то степенной скоростью утечки бита использована которая будет функция числа сигналов регулировки указателя которые были получены. Модуль логики утечки указателя снабубежит сигнал данным по бита отрегулированный утечкой равномерно проделанный брешь петля зафиксированная участком подает ровный сигнал данныа об объеме продукции и извлекает ровный сигнал часов выхода therefrom.

 
Web www.patentalert.com

< Apparatus for generating random numbers

< Method and apparatus for remotely testing semiconductors

> Method, system and program products for managing thread pools of a computing environment to avoid deadlock situations by dynamically altering eligible thread pools

> Broadcasting control system and method in ATM ring network

~ 00152