Method of determining library parameters using timing surface planarity

   
   

The present invention relates to a method for pre-characterizing a timing delay curve of a first current component, wherein the timing delay curve has a first curvilinear region and a second, linear method includes determining a first delay equation representing the first, curvilinear region of the delay curve, determining a second delay equation representing the second, linear region of the delay curve, and determining a corner capacitance representing a transition point from the first, curvilinear region to the second, linear region. The present invention further relates to a method of determining a scaling factor and applying the scaling factor to a pre-characterized base component to characterize the timing delay curve of additional circuit components.

La présente invention concerne une méthode pour pré-caractériser une synchronisation retardent la courbe d'un premier composant courant, où la synchronisation retardent la courbe a une première région curviligne et une deuxième, méthode linéaire inclut déterminer une première retardent l'équation représentant la première, région curviligne de la courbe de retarder, déterminant une seconde retardent l'équation représentant la deuxième, la région linéaire de la courbe de retarder, et déterminant une capacité faisante le coin représentant un point de transition dès le début, région curviligne à la deuxième, région linéaire. La présente invention autre se relie à une méthode de déterminer un facteur de graduation et en s'appliquant le facteur de graduation à un composant bas pré-caractérisé pour caractériser la synchronisation retardez la courbe des composants additionnels de circuit.

 
Web www.patentalert.com

< Method and apparatus for protecting appliance memory contents

< Enhanced timer queue mechanism for dynamic capacity increase

> Operating system debugger extensions for hypervisor debugging

> Product quality information management system

~ 00141