Memory system allowing fast operation of processor while using flash memory incapable of random access

   
   

A DMA control circuit controls DMA transfer between a flash memory and a main memory. An S/P bus conversion circuit converts serial data output from the flash memory into parallel data and outputs the parallel data to the main memory. This eliminates the need for the CPU downloading file data from the flash memory to the main memory, allowing connection of a non-volatile memory with a large capacity, without reduction in the processing speed of the system.

Un circuit de commande de DMA commande le transfert de DMA entre une mémoire instantanée et une mémoire centrale. Un circuit de conversion d'autobus de S/P convertit le rendement de données périodique de la mémoire instantanée en données parallèles et produit les données parallèles à la mémoire centrale. Ceci élimine le besoin d'unité centrale de traitement téléchargeant des données de dossier de la mémoire instantanée à la mémoire centrale, permettant le raccordement d'une mémoire non-volatile avec une grande capacité, sans réduction de la vitesse de traitement du système.

 
Web www.patentalert.com

< Data sensing circuits and methods for magnetic memory devices

< Semiconductor device which is low in power and high in speed and is highly integrated

> Magnetoelectronics information device having a compound magnetic free layer

> Triple sample sensing for magnetic random access memory (MRAM) with series diodes

~ 00140