Multiphase synchronous buck converter with improved output current sharing

   
   

A multi-phase synchronous buck converter manufacturable using MCM architecture having improved output current sharing capability. The device is constructed of a plurality of single phase buck converter stages, and a sensing circuit for each converter stage to generate an output signal representative of the output current provided by that converter stage. A master controller provides duty cycle control signals in a predetermined phase relationship for the switching transistors of the individual converter stages according to the difference between the output voltage from the multi-phase converter and a reference signal representing a desired voltage at the output node. A duty cycle trimming controller which may include individual duty cycle trimming circuits coupled between the master controller and the drive circuits for each converter stage, modifies the duty cycle control signals from the master controller to equalize as nearly as possible the currents provided by each stage. A current sharing controller provides control signals to the duty cycle trimming controller. This functions to provide a difference signal between the actual current output of a particular stage and either the average of all the stage currents, the smallest stage current, or the largest stage current.

Een veelfasige synchrone manufacturable gebruikende MCM van de buckconvertor architectuur die outputstroom heeft verbeterd die vermogen deelt. Het apparaat wordt geconstrueerd van een meerderheid van de stadia van de enige fase buck convertor, en een ontdekkende kring voor elk convertorstadium om een outputsignaal te produceren representatief voor de outputstroom die door dat convertorstadium wordt verstrekt. Een hoofdcontrolemechanisme verstrekt de controlesignalen van de plichtscyclus in een vooraf bepaalde faseverhouding voor de omschakelingstransistors van de individuele convertorstadia volgens het verschil tussen het outputvoltage van de veelfasige convertor en een verwijzingssignaal dat een gewenst voltage vertegenwoordigt bij de outputknoop. Een in orde makend controlemechanisme van de plichtscyclus dat de individuele in orde makende kringen van de plichtscyclus die tussen het hoofdcontrolemechanisme worden gekoppeld en de aandrijvingskringen voor elk convertorstadium kan omvatten, wijzigt de de controlesignalen van de plichtscyclus van het hoofdcontrolemechanisme om zo bijna mogelijk de stromen gelijk te maken die door elk stadium worden verstrekt. Een huidig delend controlemechanisme verstrekt controlesignalen aan het in orde makende controlemechanisme van de plichtscyclus. Dit functioneert om een verschilsignaal tussen de daadwerkelijke huidige output van een bepaald stadium te verstrekken en of het gemiddelde van alle stadiumstromen, kleinste stadiumstroom, of de grootste stadiumstroom.

 
Web www.patentalert.com

< Blackberry plant named `Driscoll Eureka`

< Digital camera device with methodology for efficient color conversion

> Systems and methods for simultaneous or sequential multi-perspective specimen defect inspection

> Performance improvement of critical code execution

~ 00138