Method for supporting multi-level stripping of non-homogeneous memory to maximize concurrency

   
   

A computer system includes a plurality of memory modules that contain semiconductor memory, such as DIMMs. The system includes a host/data controller that utilizes an XOR engine to store data and parity information in a striped fashion on the plurality of memory modules to create a redundant array of industry standard DIMMs (RAID). The host/data controller also interleaves data on a plurality of channels associated with each of the plurality of memory modules.

Een computersysteem omvat een meerderheid van geheugenmodules die halfgeleidergeheugen, zoals DIMMs bevatten. Het systeem omvat een gastheer/gegevenscontrolemechanisme dat een motor XOR gebruikt om gegevens en pariteitsinformatie op te slaan op een gestreepte manier over de meerderheid van geheugenmodules om een overtollige serie van de industrie standaarddIMMs (INVAL) tot stand te brengen. Het gastheer/gegevenscontrolemechanisme doorschiet ook gegevens over een meerderheid van kanalen verbonden aan elk van de meerderheid van geheugenmodules.

 
Web www.patentalert.com

< Variable filter-based optical spectrometer

< Target molecules detection by waveguiding in a photonic silicon membrane

> Raid memory

> Enhanced graphic features for computer assisted surgery system

~ 00128