Address structure and methods for multiple arrays of data storage memory

   
   

An electrically addressable data storage unit has a matrix of rows and columns of data storage arrays on a single substrate. Each array is a matrix of coplanar data storage diode cells connected by row lines and column lines for recording, addressing and reading of data. Address lines and power lines of each array are connected to the array so that only the data storage diode cells of a selected data storage cell are enabled, thereby eliminating undesirable power dissipation in all other arrays of the array. A controller enables the row and column address lines to selectively address a diode cell in a selected array.

Une unité de stockage de données électriquement accessible a une matrice des rangées et des colonnes des rangées de stockage de données sur un substrat simple. Chaque rangée est une matrice des cellules coplanaires de diode de stockage de données reliées par des lignes de rangée et des lignes de colonne pour l'enregistrement, adressant et lisant des données. Des lignes d'adresse et les lignes électriques de chaque rangée sont reliées à la rangée de sorte que seulement les cellules de diode de stockage de données d'une cellule choisie de stockage de données soient permises, éliminant de ce fait la dissipation indésirable de puissance dans tous autres choix de la rangée. Un contrôleur permet aux lignes de rangée et d'adresse de colonne d'adresser sélectivement une cellule de diode dans une rangée choisie.

 
Web www.patentalert.com

< Test outputs using an idle bus

< Fuser sensor system and method with media detection

> Cubic memory array

> Halftone imaging with reduced dot isolation

~ 00127