Method and apparatus for generating a clock signal having a driven oscillator circuit formed with energy storage characteristics of a memory storage device

   
   

A clock signal generating circuit includes an oscillator portion that sustains a ramped oscillating clock signal in a memory storage device electrically connected to the oscillator portion, a switch portion that supplements electrical energy to the oscillator portion, and a cycle controller connected to the oscillator portion and the switch portion to supplement energy to the oscillator portion when a peak voltage or current level of the clock signal falls below a predetermined value.

Сигнал часов производя цепь вклюает часть генератора терпит а ramped осциллируя сигнал часов в запоминающем устройстве памяти электрически соединенном к части генератора, части переключателя которая дополняет электрическую энергию к части генератора, и регулятору цикла соединенному к части генератора и части переключателя для того чтобы дополнить энергию к части генератора когда пиковое напряжение тока или в настоящее время уровень сигнала часов понижаются под предопределенным значением.

 
Web www.patentalert.com

< Self-test circuit and memory device incorporating it

< Data processing system having a card type interface with assigned addressing

> BCA data replay

> Memory device with pointer structure to map logical to physical addresses

~ 00113