Interpolation circuit having a conversion error connection range for higher-order bits and A/D conversion circuit utilizing the same

   
   

An interpolation circuit for generating interpolation and extrapolation differential voltages to a first and second differential input voltages, comprises a first and second differential amplifiers for inputting the first and second differential input voltages, respectively, and for generating a differential output voltage respectively between their inverted output terminal and their respective non-inverted terminal. The interpolation circuit further comprises a first voltage dividing element array disposed between the non-inverted output terminals of the first and second differential amplifiers, and a second voltage dividing element array disposed between the inverted output terminals of the first and second differential amplifiers, so that the interpolation differential voltages are generated from nodes in the first voltage dividing element array and nodes in the second voltage dividing element array. The interpolation circuit further comprises a third voltage dividing element array disposed between the inverted output terminal of the first differential amplifier and the non-inverted output terminal of the second differential amplifier, so that at least a pair of extrapolation differential voltages are generated from nodes in the third voltage dividing element array.

Ένα κύκλωμα παρεμβολής για την παραγωγή των διαφορικών τάσεων παρεμβολής και παρέκτασης σε πρώτες και δεύτερες διαφορικές τάσεις εισαγωγής, περιλαμβάνει πρώτους και δεύτερους διαφορικούς ενισχυτές για την εισαγωγή των πρώτων και δεύτερων διαφορικών τάσεων εισαγωγής, αντίστοιχα, και για την παραγωγή μιας διαφορικής τάσης παραγωγής αντίστοιχα μεταξύ του τερματικού παραγωγής τους και του αντίστοιχου μη- τερματικού τους. Το κύκλωμα παρεμβολής περιλαμβάνει περαιτέρω μια πρώτη σειρά στοιχείων διαίρεσης τάσης που διατίθενται μεταξύ των τερματικών παραγωγής των πρώτων και δεύτερων διαφορικών ενισχυτών, και μια δεύτερη μη- σειρά στοιχείων διαίρεσης τάσης που διατίθεται μεταξύ των τερματικών παραγωγής των πρώτων και δεύτερων διαφορικών ενισχυτών, έτσι ώστε οι διαφορικές τάσεις παρεμβολής παράγονται από τους κόμβους στην πρώτη σειρά στοιχείων διαίρεσης τάσης και τους κόμβους στη δεύτερη σειρά στοιχείων διαίρεσης τάσης. Το κύκλωμα παρεμβολής περιλαμβάνει περαιτέρω μια τρίτη σειρά στοιχείων διαίρεσης τάσης που διατίθεται μεταξύ του τερματικού παραγωγής του πρώτου διαφορικού ενισχυτή και του μη- τερματικού παραγωγής του δεύτερου διαφορικού ενισχυτή, έτσι ώστε τουλάχιστον ένα ζευγάρι των διαφορικών τάσεων παρέκτασης παράγεται από τους κόμβους στην τρίτη σειρά στοιχείων διαίρεσης τάσης.

 
Web www.patentalert.com

< On-chip ADC test for image sensors

< A/D converter with adaptive background calibration skip rate

> Method and system for VCO-based analog-to-digital conversion (ADC)

> A/D converter for performing pipeline processing

~ 00109