Triple data system for high data rate communication systems

   
   

A slot-aligned IQ data buffer scheme has a third buffer that allows a processing engine to slide the selection of a vector to be processed so that it aligns with the framing of the data. This is particularly advantageous for CDMA and WCDMA systems where there are overlaying coded data streams, each with its own frame timing, since data is processed cleanly at boundaries in the data such that the processing hardware can be minimized. A first level of muxing selects a pair of buffers having the data to be processed from among three buffers. A second level of muxing selects the sample number required. The third level of muxing selects the correct chips for the alignment of the slot. The third stage is implemented with a barrel shifter to minimize hardware generally associated with use of multiplexing.

Un arrangement fente-aligné d'amortisseur de données de Q.I. a un troisième amortisseur qui permet à un moteur de traitement de glisser le choix d'un vecteur à traiter de sorte qu'il aligne avec encadrer des données. C'est particulièrement avantageux pour des systèmes de CDMA et de WCDMA où là recouvrent les jets d'informations codées, chacun avec sa propre synchronisation d'armature, puisque des données sont traitées proprement aux frontières dans les données tels que le matériel de traitement peut être réduit au minimum. Un premier niveau de muxing choisit une paire d'amortisseurs ayant les données à traiter de parmi trois amortisseurs. Un deuxième niveau de muxing choisit le nombre d'échantillon exigé. Le troisième niveau de muxing choisit les morceaux corrects pour l'alignement de la fente. La troisième étape est mise en application avec un levier de baril pour réduire au minimum le matériel généralement lié à l'utilisation du multiplexage.

 
Web www.patentalert.com

< Initial acquisition and frame synchronization in spread spectrum communication system

< Sequence generator

> Bit rate agile third-generation wireless CDMA, GSM, TDMA and OFDM system

> Direct sequence CDMA receiver having a delay profile producer with an interpolation function

~ 00108