Semiconductor device with data output circuit having slew rate adjustable

   
   

Data for switching a slew rate of a data output circuit included in a data input/output circuit between a slew rate in a normal mode and a slow slew rate is stored in a mode register. According to the data stored in mode register, a slew rate setting signal is generated. According to a slew rate switching circuit, the slew rate of the data input/output circuit is switched between a slew rate in the normal mode and a slow slew rate slower than the slew rate in the normal mode. A data output circuit is achieved which occupies a small area, is capable of setting a slew rate slower than the slew rate in a normal mode and outputting data without causing an erroneous operation with a low consumption current even when the slew rate is adjusted.

Des données pour commuter un taux de groupe d'un circuit de rendement de données inclus dans un circuit d'entrée-sortie de données entre un taux de groupe en "copie normale" et un taux de groupe lent sont stockées dans un registre de mode. Selon les données stockées dans le mode enregistrez, un taux de groupe plaçant le signal est produit. Selon un circuit de commutation de taux de groupe, le taux de groupe du circuit d'entrée-sortie de données est commuté entre un taux de groupe en "copie normale" et un taux de groupe lent plus lent que le taux de groupe dans "copie normale". On réalise un circuit de rendement de données qui occupe un petit secteur, est capable de placer un taux de groupe plus lent que le taux de groupe en "copie normale" et de produire des données sans causer une opération incorrecte avec un bas courant de consommation même lorsque le taux de groupe est ajusté.

 
Web www.patentalert.com

< Method and apparatus for calibrating a multi-level current mode driver

< Aligning method, aligner, and device manufacturing method

> Memory array with dual wordline operation

> Patient telemetry device with auto-compensation for impedance changes in leadset antenna

~ 00107