Hi-speed parallel configuration of programmable logic

   
   

Techniques and circuitry are used to more rapidly configuring programmable integrated circuits. Configuration data is input into a programmable integrated circuit in parallel via parallel inputs (705), and this data is also handled internally in parallel. The configuration data will be stored in a data register (722). This data register is segmented into two or more segments, each segment being made up of a serial chain of registers (808). The configuration data is input into the two of more segments of the data registers in parallel. Circuitry is also provided to handle redundancy.

Las técnicas y el trazado de circuito se utilizan más rápidamente a configurar los circuitos integrados programables. Los datos de la configuración se entran en un circuito integrado programable en paralelo vía las entradas paralelas (705), y estos datos también se manejan internamente en paralelo. Los datos de la configuración serán almacenados en un registro de los datos (722). Este registro de los datos se divide en segmentos en dos o más segmentos, cada segmento que es compuesto de una cadena serial de los registros (808). Los datos de la configuración se entran en los dos de más segmentos de los registros de los datos en paralelo. El trazado de circuito también se proporciona a la redundancia de la manija.

 
Web www.patentalert.com

< Ferroelectric memory device and method of forming the same

< Method for forming a multilayer electrode for a ferroelectric capacitor

> Nonvolatile ferroelectric memory device and method for operating the same

> Thin-film circuit substrate

~ 00106