Method and apparatus for completely hiding refresh operations in a DRAM device using multiple clock division

   
   

A method and apparatus for handling the refresh of a DRAM array or other memory array requiring periodic refresh operations so that the refresh does not require explicit control signaling nor handshake communication between the memory array and an external accessing client. The method and apparatus handles external accesses and refresh operations such that the refresh operations do not interfere with the external accesses under any conditions. As a result, an SRAM compatible device can be built from DRAM or 1-Transistor cells. A clock division scheme is implemented to allow N external accesses and one refresh operation to be performed during N consecutive clock cycles.

Un método y un aparato para manejar la restauración de una COPITA ponen en orden o el otro requerir del arsenal de la memoria periódico restaura operaciones de modo que la restauración no requiera señalar del control ni la comunicación explícito del apretón de manos entre el arsenal de la memoria y un cliente que tiene acceso externo. Los accesos externos de las manijas del método y del aparato y restauran operaciones tales que las operaciones de la restauración no interfieren con los accesos externos bajo ninguna condiciones. Consecuentemente, un dispositivo compatible de SRAM se puede construir de COPITA o de las células 1-Transistor. Un esquema de la división del reloj se pone en ejecucio'n para no prohibir a N accesos externos y uno restaura la operación que se realizará durante ciclos de reloj consecutivos de N.

 
Web www.patentalert.com

< Broadband communication system for mobile users in a satellite-based network

< Methods for eradication of nanobacteria

> Polymeric labels

> Storage phosphor screen with thick outermost layer and a method for using the same

~ 00104