Digital signal isolation

   
   

A digital isolation circuit comprises a plurality of CMOS transistors. The transistors may be connected together to form either a logic NAND gate or a logic NOR gate, but the isolation circuits preferably are not used to provide the NAND or NOR logic functions. The isolation circuit isolates one input data signal from an output signal in response to a control input signal. If the control signal is driven to one state (e.g., logic 1), the isolation circuit can be made to function as an inverter when no isolation is needed. In the opposite logic state, the control signal causes the isolation circuit to isolate the input data signal from the output signal.

Un circuito digitale di isolamento contiene una pluralità i transistori di CMOS. I transistori possono essere collegati insieme per formare un cancello di logica NAND o una logica NÉ il cancello, ma i circuiti di isolamento non sono utilizzati preferibilmente per fornire il NAND o NÉ le funzioni di logica. Il circuito di isolamento isola un segnale di dati di input da un segnale in uscita in risposta ad un segnale in ingresso di controllo. Se il segnale di controllo è guidato ad uno dichiari (per esempio, la logica 1), il circuito di isolamento può essere fatta per funzionare come invertitore quando non c'è nessun isolamento necessario. Nella logica opposta dichiari, le cause del segnale di controllo il circuito di isolamento per isolare i dati di input segnalano dal segnale in uscita.

 
Web www.patentalert.com

< Multi-processor system with proactive speculative data transfer

< Atomic transfer of a block of data

> Magnetic resonance imaging device

> Automated flow in PSM phase assignment

~ 00103