A switching router memory map is organized as 64-bit wide double words. The bi-directional data bus is only 32-bits wide, so the Least Significant Words (LSW) are mapped to the even addresses and the Most Significant Words (MSW) are mapped to the odd address. When the host writes to the even address the 32-bit data is stored in the bidirectional data bus buffer. When the host writes to the odd address the entire 64-bit double word access is posted to the appropriate global access bus. When a read operation is performed from an even address the entire 64-bit double word access is performed by the appropriate global access bus. The LSW is available on the bi-directional data bus address data pins and the 32-bit MSW is buffered within the bi-directional data bus. The host can access the MSW by performing a read from the odd address.

Een het geheugenkaart wordt van de omschakelingsrouter georganiseerd als brede dubbele woorden met 64 bits. De tweerichtingsgegevensbus is slechts wijd 32-beetjes, zodat worden de Minste Significante Woorden (LSW) in kaart gebracht aan de gelijke adressen en de Meest significante Woorden (MSW) worden in kaart gebracht aan het oneven adres. Wanneer de gastheer aan het gelijke adres schrijft wordt het gegeven met 32 bits opgeslagen in de tweerichtingsbuffer van de gegevensbus. Wanneer de gastheer aan het oneven adres schrijft wordt de volledige dubbele woordtoegang met 64 bits gepost tot de aangewezen globale toegangsbus. Wanneer een gelezen handeling van een gelijk adres wordt uitgevoerd wordt de volledige dubbele woordtoegang met 64 bits uitgevoerd door de aangewezen globale toegangsbus. LSW is beschikbaar op de tweerichtingsspelden van het adresgegevens van de gegevensbus en MSW is met 32 bits als buffer opgetreden voor binnen de tweerichtingsgegevensbus. De gastheer kan tot MSW door gelezen uit te voeren van het oneven adres toegang hebben.

 
Web www.patentalert.com

< Data backup in presence of pending hazard

< Out of order execution memory access request FIFO

> Source controlled cache allocation

> Object-oriented operating system

~ 00098