A microprocessor including a control unit and a cache connected with the control unit for storing data to be used by the control, wherein the cache is selectively configurable as either a single cache or as a partitioned cache having a locked cache portion and a normal cache portion. The normal cache portion is controlled by a hardware implemented automatic replacement process. The locked cache portion is locked so that the automatic replacement process cannot modify the contents of the locked cache. An instruction is provided in the instruction set that enables software to selectively allocate lines in the locked cache portion to correspond to locations in an external memory, thereby enabling the locked cache portion to be completely managed by software.

Un microprocesseur comprenant une unité de commande et une cachette s'est relié à l'unité de commande pour stocker des données à employer par la commande, où la cachette est sélectivement configurable comme cachette simple ou comme cachette divisée ayant une partie verrouillée de cachette et une partie normale de cachette. La partie normale de cachette est commandée par un processus automatique de remplacement mis en application par matériel. La partie verrouillée de cachette est verrouillée de sorte que le processus automatique de remplacement ne puisse pas modifier le contenu de la cachette verrouillée. Une instruction est fournie dans l'ensemble d'instruction qui permet au logiciel d'assigner sélectivement des lignes dans la partie verrouillée de cachette pour correspondre aux endroits dans une mémoire externe, permettant de ce fait à la partie verrouillée de cachette d'être complètement contrôlée par le logiciel.

 
Web www.patentalert.com

< (none)

< Intra-aortic balloon pump having improved automated electrocardiogram based intra-aortic balloon deflation timing

> Integrated scheme for semiconductor device verification

> (none)

~ 00097