An inverter output circuit comprises first though third inverters connected in series. The low-potential output of the first inverter has an offset level. The input threshold voltage of the second inverter is set up at a lower level than the low-level offset potential of the first inverter as the level of supply voltage Vdd falls below a predetermined reference level. Thus, the third inverter is fixed to a predetermined condition if the supply voltage drops below the reference voltage, thereby preventing erratic operations of a load connected to the inverter output circuit caused by, for example, a power shut down and a brownout.

Un circuito di uscita dell'invertitore contiene in primo luogo comunque i terzi invertitori collegati in serie. L'uscita di basso-potenziale del primo invertitore ha un livello di derivazione. La tensione della soglia dell'input del secondo invertitore è installata ad un livello più basso che il potenziale di derivazione a basso livello del primo invertitore mentre il livello di tensione di rifornimento Vdd cade sotto un livello di riferimento predeterminato. Quindi, il terzo invertitore è riparato ad uno stato predeterminato se la tensione di rifornimento cade sotto la tensione di riferimento, quindi impedente i funzionamenti difettosi di un carico collegato al circuito di uscita dell'invertitore causato vicino, per esempio, ad un'alimentazione interrotta e ad un brownout.

 
Web www.patentalert.com

< Semiconductor device, memory system and electronic apparatus

< Automatic balancing apparatus

> Method for using multipurpose internet mail extension types for automatically detecting scalable vector graphics support in client browsers

> Network event correlation system using formally specified models of protocol behavior

~ 00095