A memory resident circuit cell model for characterizing an integrated circuit cell. The present invention comprises a first aggregate value representing a best case corner and a second aggregate value representing a worst case corner. In the present embodiment, the first and second aggregate value comprise a first delay representation accounting for timing variations of the cell relative to cross-coupling within the cell and a second delay representation accounting for timing variations of the cell relative to over-the-cell-routing-coupling. The first and second aggregate value further comprise a third delay representation accounting for timing variations of the cell for pin-input-capacitance and a fourth delay representation accounting for timing variations of the cell relative to delays due to near simultaneous input switching. The first and second aggregate value further comprise a fifth delay representation accounting for timing variations of the cell relative to interdependent set up, hold, delay variations for sequential cells.

Een de celmodel van de geheugen ingezeten kring voor het kenmerken van een cel van geïntegreerde schakelingen. De onderhavige uitvinding bestaat uit een eerste gezamenlijke waarde een beste gevalhoek vertegenwoordigen en uit een tweede gezamenlijke waarde die een slechtste gevalhoek vertegenwoordigen. In de huidige belichaming, bestaat de eerste en tweede gezamenlijke waarde uit een eerste boekhouding van de vertragingsvertegenwoordiging voor timingsvariaties van de cel met betrekking tot dwars-koppelt binnen de cel en uit een tweede boekhouding van de vertragingsvertegenwoordiging voor timingsvariaties van de cel met betrekking tot over-de-cel-leiden-koppelt. De eerste en tweede gezamenlijke waarde bestaat verder uit een derde boekhouding van de vertragingsvertegenwoordiging voor timingsvariaties van de cel voor speld-input-capacitieve weerstand en uit een vierde boekhouding van de vertragingsvertegenwoordiging voor timingsvariaties van de cel met betrekking tot vertragingen toe te schrijven aan dichtbij gelijktijdige inputomschakeling. De eerste en tweede gezamenlijke waarde bestaat verder uit een vijfde boekhouding van de vertragingsvertegenwoordiging voor timingsvariaties van de cel met betrekking tot onderling afhankelijke opgezet, greep, vertragingsvariaties voor opeenvolgende cellen.

 
Web www.patentalert.com

< Scalable cellular communications system

< Phase-shifted data acquisition system and method

> Method and structure for reducing noise effects in content addressable memories

> Semiconductor memory device

~ 00094