Disclosed is a method of verifying the design of an integrated circuit chip comprised of one or more cores, comprising: creating a project core catalog comprising driver description files and application description files for each core; creating a system definition file for the integrated circuit chip; inputting the driver description files, the application description files and the system definition files into a code generator, the code generator outputting a test operating system test code; and applying the test operating system test code to a software simulation of the integrated circuit chip to perform design verification.

É divulgado um método de verificar o projeto de uma microplaqueta do circuito integrado compreendida de um ou mais núcleo, compreendendo: criando um projeto retire o núcleo do catálogo que compreende limas da descrição do excitador e limas da descrição da aplicação para cada núcleo; criando uma definição de sistema arquive para a microplaqueta do circuito integrado; inputting as limas da descrição do excitador, as limas da descrição da aplicação e as limas da definição de sistema em um gerador de código, o gerador de código que outputting um código do teste do sistema operando-se do teste; e aplicando o código do teste do sistema operando-se do teste a uma simulação do software da microplaqueta do circuito integrado para executar a verificação do projeto.

 
Web www.patentalert.com

< Method and system for low-overhead measurement of per-thread performance information in a multithreaded environment

< Method and system for asymmetrically maintaining system operability

> Method and apparatus for automatic recovery of microprocessors/microcontrollers during electromagnetic compatibility (EMC) testing

> Static-dynamic timing analysis method and storage medium

~ 00093