A waveform generation circuit 16 comprises an input terminal 28, a composing unit 21, a delay unit 23, a processing unit 25, a memory unit 27 and an output terminal 52. The predetermined pulse enters the input terminal 28 as an input signal. The delay unit 23 comprises a plurality of consecutively numbered delay elements 30, 31, . . . to 314 which delays the propagation of the input signal. The processing unit 25 has a plurality of processing means, each of that can output a delayed signal. The composing unit 21 composes said delayed signals so that an output waveform is generated.

Ein Wellenformerzeugung, das Stromkreis 16 einen Eingang Anschluß 28, eine bestehende Maßeinheit 21 enthält, verzögert Maßeinheit 23, eine Verarbeitung Maßeinheit 25, eine Gedächtnismaßeinheit 27 und einen Ausgangsanschluß 52. Der vorbestimmte Impuls betritt den Eingang Anschluß 28 als Eingangssignal. Verzögert Maßeinheit 23 enthält eine Mehrzahl von nacheinander genumeriert Verzögerungsglieder 30, 31. . . bis 314, das die Ausbreitung des Eingangssignals verzögert. Die Verarbeitung Maßeinheit 25 hat eine Mehrzahl der verarbeitenmittel, jede dieser Dose ausgab ein verzögertes Signal. Die bestehende Maßeinheit 21 besteht besagte verzögerte Signale, damit eine Ausgang Wellenform erzeugt wird.

 
Web www.patentalert.com

< Semiconductor IC device having a memory and a logic circuit implemented with a single chip

< Method of testing a semiconductor memory, and semiconductor memory with a test device

> Test device and method for electrically testing electronic device

> Multiple interface scripting language

~ 00092