A turbo coder block having a parallelization of degree n achieves increased
processing speed. Each parallelized turbo coder block includes a first
storage unit to store n samples of an input signal and a second storage
unit to store n samples of at least one output signal of the parallelized
turbo coding block. The parallelized turbo coder block further includes a
bank of n delay units and is adapted to parallel process n samples of the
input signal such that two delay units of the bank directly receive
subsets of the n samples of the input signal, and an output signal of one
delay unit is supplied to two delay units in the parallelized turbo coder
block.
Un bloc de codeur de turbo ayant un parallelization du degré n réalise accru traitant la vitesse. Chaque bloc parallélisé de codeur de turbo inclut une première unité de stockage pour stocker des échantillons de n d'un signal d'entrée et d'une deuxième unité de stockage pour stocker des échantillons de n au moins de l'un signal de sortie du bloc parallélisé de codage de turbo. Le bloc parallélisé de codeur de turbo inclut plus loin une banque de n retardent des unités et sont adaptés aux échantillons parallèles du processus n du signal d'entrée tels que deux retardent des unités de la banque reçoivent directement des sous-ensembles des échantillons de n du signal d'entrée, et un signal de sortie d'un retardent l'unité est fourni à deux retardent des unités dans le bloc parallélisé de codeur de turbo.