The microcomputer comprises: a CPU, a DRAM installed within the microcomputer, a non-volatile memory storing a program data therein, an interface commonly used among various circuits within the microcomputer, a system clock generating circuit, which generates clock signals, and is also capable of suspending and regenerating the clock signals, respectively in response to a system clock stop signal and a system clock generation signal, a peripheral circuit which is capable of outputting an interrupt signal requesting the system clock generation to the CPU, and a control circuit which re-transmits the program data from the non-volatile memory to the DRAM in response to a re-initialize request signal output from the CPU, and also outputs an access prohibition, signal for prohibiting the access to the data stored in the DRAM and an access prohibition release signal for releasing the prohibition of access. Due to this construction, it no longer requires two clock generating circuits; namely a clock generating circuit one for the system and that exclusively used for the DRAM, and thus the function and the level of integration of the microcomputer are not degraded.

Der Mikrocomputer enthält: eine CPU, ein DRAM, der innerhalb des Mikrocomputers angebracht werden, ein Permanentspeicher, der darin Programmdaten speichern, eine Schnittstelle, die allgemein unter verschiedenen Stromkreisen innerhalb des Mikrocomputers benutzt werden, ein System Taktgeber, der Stromkreis erzeugt, der Taktgebersignale erzeugt, und ist auch fähig zum Verschieben und zum Erneuern der Taktgebersignale, beziehungsweise in Erwiderung auf ein System Taktgeber-Haltesignal und ein System Takterzeugung Signal, ein Zusatzstromkreis, der zum Ausgeben eines Unterbrechung Signals fähig ist, welches um die System Takterzeugung zur CPU bittet, und ein Steuerstromkreis, der die Programmdaten vom Permanentspeicher zum DRAM in Erwiderung auf ein neu initialisieren Abfragesignal nochmal überträgt, das von der CPU ausgegeben wird, und auch Ausgänge ein Zugang Verbot, Signal für das Verbieten des Zuganges zu den Daten, die im DRAM gespeichert werden und ein Zugang Verbot geben Signal für das Freigeben des Verbots des Zuganges frei. Wegen dieses Aufbaus, erfordert er den Taktgeber nicht mehr zwei, der Stromkreise erzeugt; nämlich werden ein Taktgeber, der Stromkreis einen für das System und das ausschließlich verwendet werden für den DRAM erzeugen, und folglich die Funktion und das Niveau der Integration des Mikrocomputers nicht vermindert.

 
Web www.patentalert.com

< Bit error rate tester using fast parallel generation of linear recurring sequences

< System for remote pass-phrase authentication

> Semiconductor integrated circuit

> Method and apparatus for an easy identification of a state of a DRAM generator controller

~ 00090