A despreading circuit which can reduce a circuit scale and power consumption is described. The circuit includes an A/D converter which converts a CDMA modulated analog signal to a digital signal of N bits, and a searcher which defects a synchronization phase from high-order small bits of the N bits and outputs synchronozation phase information to a control circuit. The control circuit transmits a signal for allowing despreading to be performed to a sliding correlator based on the phase information. The sliding correlator despreads the N bit digital signal outputted by the A/D converter and outputs the resulting correlation output as a despreading signal.

Een despreading kring die een van de kringsschaal en macht consumptie kan verminderen wordt beschreven. De kring omvat een convertor A/D die een CDMA gemoduleerd analoog signaal in een digitaal signaal van de beetjes van N omzetten, en een onderzoeker wat de tekorten een synchronisatiefase van high-order kleine beetjes van de beetjes en de outputsynchronozation van N informatie aan een controlekring faseren. De controlekring brengt een signaal voor het toestaan van despreading over dat aan een glijdende correlator moet worden uitgevoerd die op de faseinformatie wordt gebaseerd. De glijdende correlator despreads het het beetje digitale signaal van N outputted door de convertor A/D en de output de resulterende correlatieoutput als despreading signaal.

 
Web www.patentalert.com

< Channel estimation unit, and CDMA receiver and CDMA transceiver with channel estimation unit

< Adaptive channel equalizer

> Methods and apparatus for broadcasting regional information over a satellite communication system

> CDMA system with iterative demapping of a received signal

~ 00089