For the proper delivery of digital data D_AD from a fast A/D converter to a digital signal process section, the digital data is stored in a dual-clock-synchronous FIFO by being timed to the output of digital data from the fast A/D converter (at the timing based on a data ready signal DATA_RDY). The dual-clock-synchronous FIFO reads out digital data D_FIFO and delivers to the digital signal process section by being timed to the operation of the digital signal process section (at the timing based on a clock signal CLK_DIG for a digital signal process).

Für die korrekte Anlieferung der digitalen Daten D_AD von einem schnellen ANALOG-DIGITALKONVERTER zu einem Prozeßabschnitt des digitalen Signals, werden die digitalen Daten in einer Doppel--Taktgeber-synchronen Fifo gespeichert, durch zum Ausgang der digitalen Daten vom schnellen ANALOG-DIGITALKONVERTER Zeit festgesetzt werden Zeit festgesetzt werden (am TIMING basiert auf einem bereiten Signal DATA_RDY der Daten). Die Doppel--Taktgeber-synchrone Fifo liest digitale Daten D_FIFO aus und liefert an den Prozeßabschnitt des digitalen Signals, durch Zeit festgesetzt werden Zeit festgesetzt werden an den Betrieb des Prozeßabschnitts des digitalen Signals (am TIMING basiert auf einem Taktgebersignal CLK_DIG für einen Prozeß des digitalen Signals).

 
Web www.patentalert.com

< Operating method for a magnetic resonance tomography apparatus

< Disjunct MRI array coil system

> MR apparatus with a noise reduction system

> Method and device for increasing the efficiency of a gradient system in a magnetic resonance tomography apparatus

~ 00085