This invention describes a method and apparatus, contained within an integrated circuit, for isolating failure by precisely controlling the number of clocks applied during built-in self-test (BIST). A programmable clock counter, on the integrated circuit, stores a specified number of clock cycles and sends a signal to stop a BIST engine once the specified number of clock cycles have been generated. The intermediate results can then be mapped bit by bit in order to isolate the cause of failure.

Esta invención describe un método y un aparato, contenidos dentro de un circuito integrado, porque de aislar falta exacto controlando el número de los relojes aplicados durante la autoprueba incorporada (BIST). Un contador de reloj programable, en el circuito integrado, almacena un número especificado de los ciclos de reloj y envía una señal de parar un motor de BIST una vez que el número especificado de los ciclos de reloj se haya generado. Los resultados intermedios pueden entonces ser pedacito traz por el pedacito para aislar la causa de la falta.

 
Web www.patentalert.com

< (none)

< Block based design methodology

> Method for monitoring system boot by searching a temporary buffer for BIOS message

> (none)

~ 00084