A method is disclosed for analyzing a VLSI circuit design stored in a computer system. Each segment of the design layout is stored in the computer memory for analysis and implementation. An electronic computer-aided design (E-CAD) program is used to analyze the design. First, the E-CAD tool is run on the entire design or on a designated part thereof. The tool compares the design to specifications and returns a list of violations on a segment basis. The E-CAD tool identifies violations for the designer to fix through redesign or clarification of specifications. The method marks or flags signals of those segments reporting violations. After the designer has attempted to remedy the violations, the method reruns the E-CAD analysis on those signals that reported a violation during a prior run.

Eine Methode wird für das Analysieren eines VLSI Schaltungsentwurfs freigegeben, der in einem Computersystem gespeichert wird. Jedes Segment des Entwurfs wird im Computerspeicher für Analyse und Implementierung gespeichert. Ein elektronisches Programm des computergestützten Designs (E-CAD) wird verwendet, um das Design zu analysieren. Zuerst wird das E-CAD Werkzeug auf das gesamte Design oder auf ein gekennzeichnetes Teil davon laufen gelassen. Das Werkzeug vergleicht das Design mit Spezifikationen und bringt eine Liste von Verletzungen auf einer Segmentgrundlage zurück. Das E-CAD Werkzeug kennzeichnet Verletzungen, damit der Entwerfer durch Neukonstruktion oder Erklärung von Spezifikationen regelt. Die Methode Markierungen oder die Markierungsfahnen Signale jener Segmente, die über Verletzungen berichten. Nachdem der Entwerfer versucht hat, die Verletzungen zu beheben, läßt die Methode die E-CAD Analyse auf jenen Signalen wieder laufen, die über eine Verletzung während eines vorherigen Durchlaufes berichteten.

 
Web www.patentalert.com

< (none)

< Method for evaluating decoupling capacitor placement for VLSI chips

> Arbiter for arbitrating between a plurality of requesters and method thereof

> (none)

~ 00084