There is provided a method of designing a conductive pattern layout between
a plurality of blocks in an LSI, the conductive pattern transferring data
from one block to the other blocks, comprising: (a) extracting the blocks
from logic circuit data; (b) preparing a floor plan which defines a
provisional arrangement of the blocks; (c) arranging a plurality of
conductive pattern cells between the plurality of blocks after preparing
the floor plan; (d) re-arranging the blocks on the basis of the
arrangement of the conductive pattern cells; (e) arranging a plurality of
power source patterns; and (g) arranging a plurality of signal patterns.
Due to this conductive pattern layout and method of designing thereof,
wiring between blocks can be carried out simply and with high accuracy.
On fournit une méthode de concevoir une disposition de modèle conducteur entre une pluralité de blocs dans un LSI, les données de transfert de modèle conducteur d'un bloc aux autres blocs, comportant : (a) extraire les blocs à partir des données de circuit logique ; (b) préparant un plan d'étage qui définit un arrangement temporaire des blocs ; (c) arrangeant une pluralité de cellules de modèle conducteur entre la pluralité de blocs après préparation du plan d'étage ; (d) réarrangement des blocs sur la base de l'arrangement des cellules de modèle conducteur ; (e) arrangement d'une pluralité de modèles de source d'énergie ; et (g) arrangeant une pluralité de modèles de signal. En raison de ces disposition de modèle conducteur et méthode de concevoir en, le câblage entre les blocs peut être effectué simplement et avec l'exactitude élevée.