A Schematic database defining a Schematic is checked and saved. Multiple programs affected by the Logic of the VLSI Schematic are launched along with a Checking program that extracts data related to the Logic of the VLSI Schematic design and other data that may be necessary but is not related to the Logic of the VLSI Schematic design. The Schematic design programs operate as executable program states with each program state having program data inputs and outputs and program logic inputs and outputs. Once the method is started, a designer simply corrects errors that occur and then restarts the Schematic design process. If changes in the Schematic database do not affect the Logic then Logic related programs states are stopped and programs for correcting non Logic related changes are run. Program output data may be conditional with errors or unconditional without errors depending on operational modes.

Een Schematisch gegevensbestand dat een Schema bepaalt wordt gecontroleerd en gecontroleerd. De veelvoudige programma's die door de Logica van het Schema van VLSI worden beïnvloed worden gelanceerd samen met een het Controleren programma dat gegevens met betrekking tot de Logica van het Schematische ontwerp van VLSI en andere gegevens haalt die noodzakelijk kunnen zijn maar niet verwant met de Logica van het Schematische ontwerp van VLSI zijn. De Schematische ontwerpprogramma's werken als uitvoerbare programmastaten met elke programmastaat die de input van programmagegevens en output en de input en de output van de programmalogica heeft. Zodra de methode is begonnen, verbetert een ontwerper eenvoudig fouten die voorkomen en begint dan het Schematische ontwerpproces opnieuw. Als de veranderingen in het Schematische gegevensbestand niet de Logica toen beïnvloeden worden de Logica verwante programma'sstaten tegengehouden en de programma's om niet Logica verwante veranderingen worden te verbeteren in werking gesteld. De de outputgegevens van het programma kunnen met fouten zonder fouten afhankelijk van operationele wijzen voorwaardelijk of onvoorwaardelijk zijn.

 
Web www.patentalert.com

< Platform independent memory image analysis architecture for debugging a computer program

< Mechanisms to sample shared-dirty-line addresses

> Method and apparatus for computer software analysis

> Multi-level decision-analytic approach to failure and repair in human-computer interactions

~ 00082