A computer system has compact instructions avoiding the need for redundant bit locations and needing simple decoding. Logic circuitry is arranged to respond to an instruction set comprising a plurality of selectable instructions of different bit lengths. Each instruction is based on a format of predetermined bit length and a predetermined sequence of instruction fields each of a respective predetermined bit length. Some instructions omit a selected one of the fields and include an identifier of less bit length than the omitted field to indicate which field is omitted. Thus this bit length of the instruction is compressed. The logic circuitry is operable to restore the omitted field on execution of the instruction.

Система компьютера имеет компактные инструкции избежать потребности для резервных положений бита и просто расшифровывать. Аранжированы, что отвечают сети логики к комплекту инструкции состоя из множественности дискретных инструкций по-разному длин бита. Каждая инструкция основана на форме предопределенной длины бита и предопределенного последовательност инструкций поля каждого соответственно предопределенной длины бита. Некоторые инструкции снимают выбранное одно из полей и вклюают обозначение меньше длины бита чем снятое поле для того чтобы показать которое поле снято. Таким образом эта длина бита инструкции обжата. Сети логики действующие для того чтобы восстановить снятое поле на исполнении инструкции.

 
Web www.patentalert.com

< Computer program product and method for partial paging and eviction of microprocessor instructions in an embedded computer

< Operating system transfer of control and parameter manipulation using portals

> Branch preparation

> Method and apparatus for securing computer firmware wherein unlocking of nonvolatile memory is prohibited unless address line masking Is disabled during an initialization event

~ 00078