A mechanism for implementing fault tolerant logic in an information storage system is disclosed. The mechanism comprises an inhibit logic which is invoked when the first RUNOUT block of a link sequence is detected. Once invoked, the inhibit logic outputs a disable signal, and so long as the disable signal is asserted, certain control signals are inhibited. These control signals may include a trigger signal, a target match signal, and a miss signal. The disable signal is maintained during the reading of blocks, such as link sequence blocks, in which information corruption is most likely to occur. By doing so, the inhibit logic prevents erroneous signals generated as a result of corrupted information from adversely affecting the operation of the storage system. As a result, the corrupted information is tolerated.

Показан механизм для снабжать логику недостатка веротерпимую в системе хранения информации. Механизм состоит из логики блокировать invoked когда обнаружен первый блок RUNOUT последовательности соединения. Как только после того как я invoked, логика блокировать выводит наружу сигнал выводить из строя, и so long as сигнал выводить из строя утвержен, заблокированы некоторые сигналы управления. Эти сигналы управления могут включить сигнал пуска, сигнал спички цели, и сигнал несоосности. Сигнал выводить из строя поддержан во время чтения блоков, such as блоки последовательности соединения, в которых развращение информации most likely произойти. Путем делать так, логика блокировать предотвращает ошибочные сигналы произведенные в результате коррумпированной информации от неблагоприятного влияния деятельности системы хранения. В результате, коррумпированная информация допущена.

 
Web www.patentalert.com

< Method and apparatus for audio signal channel muting

< Circuit for converting input serial data in a plurality of possible formats into output data in parallel format by interpreting input data format indication information

> Method and apparatus for reducing switching noise of a digital volume control

> System and method for performing wavelet and inverse wavelet transformations of digital data using semi-orthogonal wavelets

~ 00077