An asynchronous logic circuit allows a host Controller or hub to enter a low power state with its clock suspended. When a power manager calls for a low power state, the clock in the host or hub is suspended and the asynchronous logic circuit is engaged. The asynchronous logic circuit can detect events on the port while the host or hub is in the low power mode. The asynchronous logic circuit generates a downstream signal if required and sends out a wake up signal to the power manager. After the host or hub is awake, the host or hub regains control of the bus and the asynchronous logic circuit is disengaged.

Un circuit logique asynchrone permet à un contrôleur ou à un moyeu de centre serveur d'écrire un bas état de puissance avec son horloge suspendue. Quand un directeur de puissance réclame un bas état de puissance, l'horloge au centre serveur ou au moyeu est suspendue et le circuit logique asynchrone est engagé. Le circuit logique asynchrone peut détecter des événements sur le port tandis que le centre serveur ou le moyeu est en bas mode de puissance. Le circuit logique asynchrone produit d'un signal descendant s'il y a lieu et envoie un signal de réveiller au directeur de puissance. Après le centre serveur ou le moyeu est éveillé, le centre serveur ou le moyeu regagne la commande de l'autobus et le circuit logique asynchrone est désengagé.

 
Web www.patentalert.com

< Asynchronous controller generation method

< Method and apparatus for automatically detecting whether a memory unit location is unpopulated or populated with synchronous or asynchronous memory devices

> System and method for communicating with an integrated circuit

> Emulation suspension mode with stop mode extension

~ 00072