The invention relates to a parallel CRC generation circuit comprising an input register means (I), an output register means (C), a number of XOR gates (XOR.sub.1 -XOR.sub.N) and a coupling means (CM) that feeds predetermined ones of the output lines (C.sub.0 -C.sub.N-1) of the output register means (C) and output lines (I.sub.1 -I.sub.n) of the input register means (I) as inputs to the respective XOR gates. According to the invention a matrix representation of the state change based on the selected CRC polynomial is set up and evaluated, such that the coupling means (CM) only uses the minimum number of feedbacks of the output lines and feed-forwards of the output lines of the input register means (I). Thus, the parallel CRC calculation circuit according to the invention has no redundancy and uses only a minimum hardware amount.

Вымысел относит к параллельной цепи поколения crc состоя из середин регистра входного сигнала (i), середин регистра выхода (c), несколько стробы XOR (XOR.sub.1 - XOR.sub.N) и середины соединения (cm) те питания предопределили одну из линий выхода (C.sub.0 - C.sub.N-1) середин регистра выхода (C) и линий выхода (I.sub.1 - I.sub.n) середин регистра входного сигнала (I) как входные сигналы к соответственно стробам XOR. Согласно вымыслу представление матрицы изменения положения основанного на выбранном полиноме crc установлено вверх и оценено, такие что соединение намеревается (cm) только использует минимальный число обратных связей линий выхода и подавать-preprovojdaet линий выхода регистра входного сигнала намеревает (i). Таким образом, параллельная цепь вычисления crc согласно вымыслу не имеет никакое дублирование и использует только минимальное количество оборудования.

 
Web www.patentalert.com

< (none)

< TLB using region ID prevalidation

> Method for diagnosing bridging faults in integrated circuits

> (none)

~ 00070