An improved method and apparatus for providing access between the processors and the mass storage devices of a computer system wherein an interprocessor bus interconnects the processors and adapters are connected from the interprocessor bus for communication between the processors and the mass storage devices and the system includes binding utility for communicating with the processors and the adapters to generate pairings between the processors and the adapters. A switch is connected between the adapters and the mass storage devices for connecting each adapter to each mass storage device and a binding mapper operates with the binding utility at each binding of a processor/adapter pair to enumerate the mass storage devices with which a processor/adapter pair is to communicate and determines a mass storage identifier by which the processor identifies the mass storage device. An address mapper references the binding mapper to construct and store an address map having processor set for each mass storage device. Each processor set includes an address map entry for each processor and is indexed by processor number. Each entry contains the mass storage device identifier corresponding to the optimal path of access to the corresponding mass storage device. The address mapper responds to each request for access to a mass storage device by providing the corresponding address map entry and the processor completes the access by directing the request through its paired disk device adapter as determined by the returned address map entry.

Une méthode et un appareil améliorés pour fournir l'accès entre les processeurs et les dispositifs de mémoire de masse d'un système informatique où un autobus d'interprocessor relie ensemble les processeurs et les adapteurs sont reliés de l'autobus d'interprocessor pour la communication entre les processeurs et les dispositifs de mémoire de masse et le système inclut l'utilité obligatoire pour communiquer avec les processeurs et les adapteurs pour produire des pairings entre les processeurs et les adapteurs. Un commutateur est relié entre les adapteurs et les dispositifs de mémoire de masse pour relier chaque adapteur à chaque dispositif de mémoire de masse et à un cartographe obligatoire fonctionne avec l'utilité obligatoire à chaque attache d'une paire de processor/adapter pour énumérer les dispositifs de mémoire de masse avec lesquels une paire de processor/adapter doit communiquer et détermine une marque de mémoire de masse par laquelle le processeur identifie le dispositif de mémoire de masse. Un cartographe d'adresse met en référence le cartographe obligatoire pour construire et stocker une carte d'adresse ayant le processeur réglé pour chaque dispositif de mémoire de masse. Chaque ensemble de processeur inclut une entrée de carte d'adresse pour chaque processeur et est classé par le nombre de processeur. Chaque entrée contient la marque de dispositif de mémoire de masse correspondant au chemin optimal de l'accès au dispositif correspondant de mémoire de masse. Le cartographe d'adresse répond à chaque demande de l'accès à un dispositif de mémoire de masse en fournissant l'entrée correspondante de carte d'adresse et le processeur accomplit l'accès en dirigeant la demande par son adapteur de dispositif appareillé de disque comme déterminé par l'entrée de carte d'adresse retournée.

 
Web www.patentalert.com

< Database fine-grained access control

< Method and apparatus for identification and optimization of bioactive compounds using a neural network

> Method and system for selecting controller output value source

> System and method for increasing the resiliency of firewall systems

~ 00063