A memory device includes an output data path that uses single-ended data in conjunction with a flag signal. The output data path transfers data from an I/O circuit coupled to a memory array to an output tri-state buffer. A comparing circuit compares data from the I/O circuit to a desired data pattern if the data does not match the desired pattern outputs the flag signal. The flag signal is input to the output buffer and the output buffer outputs a tri-state condition on the data bus. Since the flag signal corresponds to more than one data bit, the tri-state condition of the output buffer is held for more than one tick of the data clock, rather than only a single tick. Consequently, the tri-state condition remains on the bus for sufficiently long that a test system can detect the tri-state condition even at very high clock frequencies.

Приспособление памяти вклюает курс данныа об объеме продукции использует single-ended данные совместно с сигналом флага. Курс данныа об объеме продукции возвращает данные от соединенной цепи I/O к блоку памяти к буферу выхода tri-state. Сравнивая цепь сравнивает данные от цепи I/O к заданной картине данных если данные не сопрягают заданные выходы картины сигнал флага. Сигнал флага input к буферу выхода и буфер выхода выводит наружу tri-state состояние на шине данных. В виду того что сигнал флага соответствует до больше чем один бит информации, tri-state состояние буфера выхода держится для больше чем одно тикание данных хронометрирует, rather than только одиночное тикание. Следовательно, tri-state состояние остает на шине для достаточно длиной того система испытания, котор может обнаружить tri-state состояние даже на очень высоких частотах часов.

 
Web www.patentalert.com

< System and method for distorting a signal

< Apparatus for automatic sensing of line amplifier configuration for status monitoring

> Semiconductor integrated circuit device

> Amplifier with a fan-out variable in time

~ 00061